LCMXO256C-3TN100C MachXO Field Programmable Gate Array (FPGA) IC 78 256 100-LQFP
TYPE | Beschreibung |
Kategorie | Integrierte Schaltungen (IC) |
Eingebettet | |
FPGAs (Feld Programmierbares Tor Array) | |
Mfr | Gattice Halbleiter Corporation |
Reihe | MachXO |
Verpackung | Tray |
Anzahl der LAB/CLB | 32 |
Anzahl der Logik-Elemente/Zellen | 256 |
Anzahl der E/Ausgänge | 78 |
Spannung - Versorgung | 1.71V ~ 3.465V |
Typ der Montage | Oberflächenbefestigung |
Betriebstemperatur | 0°C bis 85°C (TJ) |
Packung / Gehäuse | 100-LQFP |
Lieferanten-Gerätepaket | Einheitliche Datenbank |
Basisproduktnummer | LCMXO256 |
Merkmale derLCMXO256C-3TN100C
• Nicht flüchtig, unendlich konfigurierbar
• Instant-On
• Ein Chip, kein externer Konfigurationsspeicher erforderlich
• Ausgezeichnete Sicherheit des Designs, kein Abfangen von Bitströmen
• Konfigurieren Sie SRAM-basierte Logik in Millisekunden neu
• SRAM und nichtflüchtiger Speicher, der über den JTAG-Port programmierbar ist
• Unterstützt die Hintergrundprogrammierung von nichtflüchtigem Speicher
• Schlafmodus
• Ermöglicht bis zu 100-fache Verringerung des statischen Stroms
• TransFRTM-Rekonfiguration (TFR)
• In-Field-Logik-Aktualisierung während des Betriebs des Systems
• Hohe E/A-Logikdichte
• 256 bis 2280 LUT4
• 73 bis 271 I/O mit umfangreichen Paketoptionen
• Unterstützung der Dichtewanderung
• Bleifreie/RoHS-konforme Verpackungen
• Eingebettete und verteilte Speicher
• sysMEMTM Embedded Block RAM bis zu 27,6 Kbits
• bis zu 7,7 Kbits verteiltem RAM
• Dedicated FIFO Steuerungslogik
• Flexibler E/A-Puffer
• Der programmierbare sysIOTM-Puffer unterstützt eine Vielzahl von Schnittstellen:
• LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ • LVTTL
¢ • PCI
• LVDS, Bus-LVDS, LVPECL, RSDS
• sysCLOCKTM PLLs
• Bis zu zwei analoge PLL pro Gerät
• Multiplikation, Teilung und Phasenwechsel der Uhr
• Unterstützung auf Systemebene
• IEEE-Standard 1149.1 Grenzschutz
• Ein integrierter Oszillator
• Geräte arbeiten mit 3,3 V, 2,5 V, 1,8 V oder 1,2 V Stromversorgung
• IEEE 1532-konforme In-System-Programmierung
Beschreibung derLCMXO256C-3TN100C
Das MachXO ist optimiert, um den Anforderungen von Anwendungen gerecht zu werden, die traditionell von CPLDs und niedrigen
Kapazitäts-FPGA: Klebe-Logik, Busbrücke, Bus-Schnittstellen, Power-up-Steuerung und Steuerlogik.
die besten Eigenschaften von CPLD- und FPGA-Geräten auf einem einzigen Chip zusammenführen.
Umwelt- und Exportklassifizierungen vonLCMXO256C-3TN100C
ZEITEN | Beschreibung |
RoHS-Status | ROHS3-konform |
Feuchtigkeitsempfindlichkeit (MSL) | 3 (168 Stunden) |
REACH-Status | REACH unberührt |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |